對于半橋LLC論壇中已有很多人進(jìn)行討論,對于使用單相全波整流電路輸出電流不平衡的問題,不少論壇中都提出解決方法:1.變壓器的兩個輸出漏感要一致(使用雙線并繞);2.PCB板輸出走線要對稱一致;3.高端MOS與低端MOS的驅(qū)動波形導(dǎo)通時間要一樣,即MOS中心點電壓要嚴(yán)格為方波。
盡管如此,對于電流不對稱輸出還發(fā)現(xiàn)一個共同點:即上管開通時,輸出電流時最大的(本人做了三個版本的LLC電路,不同的輸出功率版本,同樣使用了英飛凌的ICE2HS01G),均發(fā)現(xiàn)以上問題。
通過查看二次側(cè)兩個輸出繞組可以發(fā)現(xiàn),兩個繞組輸出電壓均有電壓差:(以下圖中青色和紅色均為二次側(cè)繞組輸出電壓波形,綠色為二次側(cè)中心抽頭電流輸出波形)對于以上提出的解決方法都已經(jīng)使用了,但是仍然沒有效果。電路圖如下:
在調(diào)試過程中發(fā)現(xiàn),輸出電流的大小與電壓高一點低一點沒有關(guān)系,只有在原邊上管開通時,二次側(cè)為同名端的那個繞組輸出電流大。
其中列舉的一些可能想到的原因,并作出驗證來討論關(guān)于半橋LLC中電流不對稱輸出的成因:
1.原邊芯片布線問題和共地沒做好造成驅(qū)動不對稱?
通過測量驅(qū)動輸出是對稱的,但是驅(qū)動中時有死區(qū)時間的,死區(qū)時間是用于防止上下想通和用于電感電容諧振對MOS的結(jié)電容充放電使其能零電壓開通的。但是如果諧振電流很快就對結(jié)電容重放電完畢,那么死區(qū)時間也是低電平的,這樣也會照成MOS中心點的高電平時間與低電平時間不等。(其實上管開通時間與下管開通時間是一致的,只是這種不相等是由于死區(qū)時間照成的)
(編者按:本文為電源網(wǎng)論壇網(wǎng)友at89x52原創(chuàng)分享,本文觀點僅代表個人。)